Home
Home
Connect

McGraw-Hill Education (Italy) srl

ITALIA Indian Flag
Strumenti Tools Print Larger font Smaller font Bookmark this page
 
Share/Bookmark

DISCIPLINE
Economia ed Economia aziendale
Informatica
Ingegneria e architettura
Medicina
Scienze infermieristiche e professioni sanitarie
Scienze matematiche, fisiche, chimiche e biologiche
Scienze umane e sociali
Monografie
Pubblicazioni dalle aziende
Introduzione all'architettura dei calcolatori 3/ed

Di: Carl Hamacher, Zvonko Vranesic, Safwat Zaky e Naraig Manjikian


Introduzione all'architettura dei calcolatori 3/ed


ISBN: 9788838667510,
Prezzo: € 41,00
Pubblicazione: febbraio 2013
Pagine: 576
risorse online Salta il modulo e acquista online


Mi piace questo libro

Indice dettagliato (formato PDF)
Presentazione/prefazione (formato PDF)
Visualizza titoli simili:
Categoria: Informatica
Disciplina: Architettura degli elaboratori
Collana: Istruzione scientifica

Descrizione | IndiceGli autori |

ESERCIZIARIO INCLUSO




Nell’eserciziario all’interno del volume 250 problemi risolti e proposti

DESCRIZIONE

Il testo si rivolge agli insegnamenti di Architetture degli elaboratori, Informatica II e Calcolatori Elettronici presso i corsi di Ingegneria dell’Informazione, Scienze dell’informazione e Informatica.
L’opera è caratterizzata da un approccio allo stesso tempo semplice e innovativo: i concetti vengono infatti introdotti gradatamente, con l’ausilio di numerosi esempi, nella prospettiva moderna di tipo RISC. La modernità del testo è dovuta anche al grande spazio dedicato ai sistemi embedded, che così grande importanza hanno assunto negli ultimi anni. Arricchiscono il testo un ricco apparato di schede di approfondimento sui più tipici processori commerciali e due casi di studio.

INDICE

Cap. 1 - Introduzione al calcolatore
Cap. 2 - Istruzioni macchina
Cap. 3 - Operazioni di ingresso e uscita
Cap. 4 - Software
Cap. 5 - Struttura di base del processore
Cap. 6 - Introduzione al pipelining
Cap. 7 - Sistema di ingresso e uscita
Cap. 8 - Sistema di memoria
Cap. 9 - Aritmetica
Cap. 10 - Sistemi embedded
Cap. 11 - Elaborazione parallela e prestazioni
Caso di studio C1 - Progetto di un sistema su un chip
Caso di studio C2 - Architettura Intel IA-32
Appendice A - Elementi di logica della commutazione

GLI AUTORI

Carl Hamacher, Zvonko Vranesic, Safwat Zaky e Naraig Manjikian

Carl Hamacher è Professor Emeritus presso il Department of Electrical and Computer Engineering della Queen’s University, Kingston, Canada.
Zvonko Vranesic è Professor Emeritus presso il Department of Electrical and Computer Engineering della University of Toronto, Canada. Si occupa inoltre di ricerca e sviluppo presso l’Altera Toronto Technology Center.
Safwat Zaky è Professor Emeritus presso il Department of Electrical and Computer Engineering della University of Toronto, Canada. È inoltre Fellow della Canadian Academy of Engineering.
Naraig Manjikian è Associate Professor presso il Department of Electrical and Computer Engineering della Queen’s University, Kingston, Canada.

Il curatore

Giuseppe Scollo è Professore associato di Informatica presso il Dipartimento di Matematica e Informatica dell’Università di Catania, dove tiene l’insegnamento di Architettura degli elaboratori.

Scarica l'Errata corrige in formato PDF

Top

Chi siamo | Condizioni di utilizzo | Informativa sulla privacy | Normativa sul diritto d’autore| Modello di organizzazione, gestione e controllo | Contattaci | Assistenza | Come ordinare | Mappa del sito

Copyright © 2002 -2017 McGraw-Hill Education (Italy) srl
Via Ripamonti 89, 20139 Milano, Italia - Telefono +39 02/5357181 - Fax +39 02/5397633
Cap. Soc. Euro 10.000 Int. vers. | Codice Fiscale e P. IVA 07805780967 - Iscritta presso la C.C.I.A.A. di Milano numero di iscrizione 07805780967 | R.E.A. 1982936